Главная

Популярная публикация

Научная публикация

Случайная публикация

Обратная связь

ТОР 5 статей:

Методические подходы к анализу финансового состояния предприятия

Проблема периодизации русской литературы ХХ века. Краткая характеристика второй половины ХХ века

Ценовые и неценовые факторы

Характеристика шлифовальных кругов и ее маркировка

Служебные части речи. Предлог. Союз. Частицы

КАТЕГОРИИ:






Итерационные и последовательностные схемы




Функцию итераци­онной схемы, состоящей из п модулей, может выполнить последовательностная схема, в которой модуль имеется лишь в одном экземпляре, но ей требуется со­вершить п шагов (за п тактов), чтобы получить нужный результат. Это блестящий пример пространственно-временного обмена при цифровом проектировании.

Как видно из рис. 8.74, в последовательностной схеме для сохранения значе­ний сигналов в межкаскадном соединении в конце каждого шага используются триггеры; именно их выходные сигналы служат входными сигналами межкаскадного соединения в начале следующего шага. Перед началом первого такта триг­геры необходимо загрузить граничными значениями входных сигналов; по окон­чании n-го такта они содержат граничные значения выходных сигналов.

Рис. 8.74. Общая структура последовательностной схемы, эквивалентной итерационной схеме

Поскольку итерационная схема является комбинационной, все ее первич­ные и граничные входные сигналы можно подать одновременно, а все ее пер­вичные и граничные выходные сигналы доступны спустя время, равное комби­национной задержке.

В последовательностной схеме первичные входные сигналы должны поступать последовательно, по одному комплекту на каждом такте, и первичные выходные сигналы должны вырабатываться в соответству­ющие моменты времени. Поэтому входные сигналы часто формируют с помо­щью регистров сдвига с последовательным выводом, а выходные сигналы со­бирают в регистрах сдвига с последовательным вводом.

На рис. 8.75 в качестве примера приведена основная схема последовательного компаратора. Более подробная схема показана на рис. 8.76. В схеме предусмотрен син­хронный сброс: при подаче сигнала на этот вход междукаскадный триггер на сле­дующем такте устанавливается в начальное единичное состояние. Это началь­ное значение соответствует граничному входному сигналу итерационного компаратора.

С помощью последовательного компаратора n-разрядное сравнение осуще­ствляется за п + 1 тактов. Сигнал RESET_L действует на первом такте, а на следу­ющих п тактах этот сигнал имеет неактивный уровень, и на входы X и Y подаются биты данных. На выходе EQI вырабатывается результат сравнения, удерживае­мый в течение периода, следующего за очередным перепадом в тактовом сигна­ле. На рис. 8.77 приведены временные диаграммы для последовательного срав­нения в 4-х разрядах. Паразитные импульсы в сигнале EQO возникают в те моменты времени, когда изменяются сигналы на выходах комбинационных схем в качестве отклика на поступление новых значений сигналов на входы X и Y.

Рис. 8.77. Временные диаграммы для последовательного компаратора






Не нашли, что искали? Воспользуйтесь поиском:

vikidalka.ru - 2015-2024 год. Все права принадлежат их авторам! Нарушение авторских прав | Нарушение персональных данных